三人表决器设计。需要电路图,是集成电路CAD的,与非门实现

来自:    更新日期:早些时候
用与非门设计一个三人表决器电路~

Y=AB+BC+CA

a b c F a b c 3人 ,0=反对,1=赞成;
1 0 0 0 0 输出F,0=不通过,1=通过, F=第4,6,7和8项 ;
2 0 0 1 0 F= a'bc+ab'c+abc'+abc;
3 0 1 0 0 = bc(a'+a)+ac(b+b')+ab(c+c');
4 0 1 1 1 =bc+ac+ab;
5 1 0 0 0 = [(bc)'(ac)']'+ab;
6 1 0 1 1 = [ {[(bc)'(ac)']'}' (ab)']';
7 1 1 0 1 = [(bc)'(ac)'(ab)']' 。
8 1 1 1 1

逻辑电路:


实现电路:

Output = XY+YZ+ZY=/[(/XY) (/YZ) (/ZX) ]   

/表示非。



还有别的设计要求没有

我要的是电路版图啊,你会不会啊?
如果你做过数字电路实验,你自己也会,关键你选什么元件,图省事的话可以买一个。
如果你想做CAD,我不知你的版图是什么,可以认为不会。


三人表决器设计。需要电路图,是集成电路CAD的,与非门实现视频

相关评论:
  • 15378535105三人表决器如何制作?
    孟咬吉如果三个人对一件事情的通过与否进行表决,则按照经验,如果有两个或两个以上的人通过,则该事情最终被通过。下面我们就用数字电子技术的相关知识制作这么一个表决器。假设通过用高电平“1”来表示,相反,则不通过用低电平“0”来表示。如下图所示:将地址端A、B、C作为输入端,将输入端D0-D7作为...

  • 15378535105三人表决器电源电路的设计!
    孟咬吉“三人表决器”的逻辑功能是:表决结果与多数人意见相同。设X0、X1、X2为三个人(输入逻辑变量),赞成为1,不赞成为0; Y0为表决结果(输出逻辑变量),多数赞成Y0为1,否则,Y0为0。其真值表如表二所示。 表二:“三人表决器”真值表 输入逻辑变量 输出逻辑变量 X0 X1 X2 Y0 0 0 0 0 ...

  • 15378535105利用4选1数据选择器(74LS153)设计一个3人表决器电路
    孟咬吉153为双四选一数据选择器,最简单的方法是分两层实现。假设十六选一的选择线为A3A2A1A0. 低层排四个四选一数据选择器,每个的选择信号都接A1A0 高层用一个四选一数据选择器,选择信号用A3A2,数据输入信号将低层的四个输出接入即可。4选1数据选择器  4选1数据选择器的功能是从4个相互...

  • 15378535105用与非门设计一个三人表决器电路
    孟咬吉Y=AB+BC+CA a b c F a b c 3人 ,0=反对,1=赞成;1 0 0 0 0 输出F,0=不通过,1=通过, F=第4,6,7和8项 ;2 0 0 1 0 F= a'bc+ab'c+abc'+abc;3 0 1 0 0 = bc(a'+a)+ac(b+b')+ab(c+c');4 ...

  • 15378535105数字逻辑 三人表决(74HC138)?
    孟咬吉用74HC138实现三人表决电路,即3个输入变量,同时有2个或3个变量为1,输出函数即表决结果为1。逻辑图如下图所示,把图中LS改成HC即可。

  • 15378535105三人表决器电路图怎么接线
    孟咬吉以下是三人表决器电路图接线步骤:1、三人表决器电路图接线需要AB、BC、AC分别接入3个与非门。2、3个输出分别接3个发光二极管的负极,3个正极与下一级与非门的2个输入端接在一起。3、发光管正极用一个500Ω电阻接+5V,任一发光管亮就是表决通过。

  • 15378535105用与非门如何设计一个三人表决器电路?
    孟咬吉Y = AB + AC + BC 与非门(英语:NAND gate)是数字电路的一种基本逻辑电路。若当输入均为高电平(1),则输出为低电平(0);若输入中至少有一个为低电平(0),则输出为高电平(1)。与非门可以看作是与门和非门的叠加。与非门是与门和非门的结合,先进行与运算,再进行非运算。与非运算...

  • 15378535105制作三人表决器时,可以直接根据逻辑电路图制作吗
    孟咬吉制作三人表决器时,可以直接根据逻辑电路图制作。实验17LED电路设计实验三人表决器设计实验。表决器,是投票系统中的客户端,是一种代表投票或举手表决的表决装置。

  • 15378535105...并卡诺图化简,最后用逻辑电路来完成该表决器?
    孟咬吉三人表决电路,在任何的数电书上,都是典型的例题。去好好看看书,即可。不用在此求助。三人表决的最简电路如下:

  • 15378535105如何使用集成译码器74LS138设计一个三人表决器???帮忙画出电路图...
    孟咬吉即完成了加法器的设计。回过头来分析:当加法器的输入分别为:a=1,b=0,ci=1时。对应3-8译码器的输入为A=1,B=0,C=1,这是译码器对应的输出为OUT(5)=1,其余的为0,根据上面设计的连接关系,s=0,co=1,满足全加器的功能,举其他的例子也一样,所以,设计全加器的设计正确。

  • 相关主题精彩

    版权声明:本网站为非赢利性站点,内容来自于网络投稿和网络,若有相关事宜,请联系管理员

    Copyright © 喜物网